Đồ án Biện pháp thỏa đáng bảo mật vô tuyến với FPGA và ASIC

GSM là một hệ thống thông tin di động cho phép tái sử dụng tần số bằng

cách ấn định các băng tần con cho mỗi khu vực (xem trong hình 2.1). Kích

thước của mỗi ô phủ sóng trong hình vẽ phụ thuộc vào công suất phát sóng của

trạm thu phát gốc (BTS), có thể từ 2,5 –300 W. Điều này có nghĩa là hình dạng

và kích thước của mỗi ô có thể được thiết kế để phù hợp với mỗi vùng khác

nhau. Ở các vùng nông thôn, nơi có tỷ lệ các cuộc gọi thấp, mỗi ô có thể có kích

thước lớn tới vài kilômét, trong khi các khu vực có mật độ sử dụng cao sử dụng

vùng phủ của các ô rất nhỏ, ví dụ như ở sân bay yêu cầu rất nhiều kênh phải

phục vụ đồng thời. Thậm chí những khu vực có mật độ cuộc gọi cao, mỗi ô chỉ

dùng để phủ sóng cho một toà nhà. Các ô này còn gọi là ô micro-cell, thông

thường chúng được dùng để làm tăng dung lượng của mạng trong các thành phố

có mật độ dân cư cao. Khi một thuê bao di động di chuyển qua lại giữa các ô

khác nhau, người ta phải sử dụng tới thủ tục chuyển giao giữa các trạm gốc, do

đó làm tăng chi phí hoạt động của hệ thống, đặc biệt là các trạm gốc ở gần với

đường cao tốc. Để giải quyết vấn đề này, người ta đã phải sử dụng các ô chùm

dọc theo các trục đường chính. Các BTS của các ô này thường có công suất phát

lớn hơn nhiều so với các ô thông thường và các chương trình chuyển giao cũng

được dự đoán trước ở phía các tống đài.

Đồ án Biện pháp thỏa đáng bảo mật vô tuyến với FPGA và ASIC trang 1

Đồ án Biện pháp thỏa đáng bảo mật vô tuyến với FPGA và ASIC trang 1

Đồ án Biện pháp thỏa đáng bảo mật vô tuyến với FPGA và ASIC trang 2

Đồ án Biện pháp thỏa đáng bảo mật vô tuyến với FPGA và ASIC trang 2

Đồ án Biện pháp thỏa đáng bảo mật vô tuyến với FPGA và ASIC trang 3

Đồ án Biện pháp thỏa đáng bảo mật vô tuyến với FPGA và ASIC trang 3

Đồ án Biện pháp thỏa đáng bảo mật vô tuyến với FPGA và ASIC trang 4

Đồ án Biện pháp thỏa đáng bảo mật vô tuyến với FPGA và ASIC trang 4

Đồ án Biện pháp thỏa đáng bảo mật vô tuyến với FPGA và ASIC trang 5

Đồ án Biện pháp thỏa đáng bảo mật vô tuyến với FPGA và ASIC trang 5

Tải về để xem đầy đủ hơn

pdf104 trang | Chia sẻ: theens7quenHDls | Lượt xem: 1140 | Lượt tải: 0download

File đính kèm:

  • pdfdo_an_bien_phap_thoa_dang_bao_mat_vo_tuyen_voi_fpga_va_asic.pdf
Tài liệu liên quan